文本阅读:
第18章
△转换与噪声整形751
输入比特产生一个新的输出采样点。因为抽取因子为64(在本例中),所以只需要为每64个输比特产生一个输出。在实际中,抽取滤波可以用两级来完成。通常用一个FR滤波器进行下采样因为它的非递归操作能够把计算简化到每1/秒一个采样点的程度。在抽取之后,所得结果被舍入成16bit,并以48kHz的采样频率输出。图1819对∑-△AD转换器在频域的操作进行了总结模拟输
模拟低通
滤波器
量化噪声
1比特R
数字低通
滤波器
R×J亚采样
kX r
操
数字输出
2/
J=采样频率,比如48kHz
号频谱
每采样点比特数,比如16bi
R=过采样比率
图18.19:对Σ-△A/D转换器在频域的操作进行的总结。
包含AD(和D/A)转换器的数字音频设备必须具有一个稳定的采样时钟,能够锁相到分发出来的主时钟信
各个单独的时钟必须具备很低的时基抖动以防止产生的边带电上升到可闻水平。例如
转换器需要小于20p5的时基抖动。与梯形电阻网络转换器相比
D转换器每个采样周期的时基抖动的所占比例更大。由时基抖动引起的幅度误差会随着输入信号频率的增大而增大。不过,因为输入信号的摆率在这两种类型的转换器中是相等的,所以在这两种情形下由正弦时基抖动导致的幅度误差也是相等的于由噪声引入的时基抖动,添加进来的噪声是分布在∑-△转换器增大以后的奈奎斯特频率范围内的,并会被抽取电路低通滤波。因此,在带内总共由时基抖动引起的噪声将少于传统滤波器中的情况。所以,分析表明,通常过采样Σ-ΔAD转换器对正弦时基抖动的敏感程度并不会超过传统转换器,并且也更不容易受到随机噪声时钟时基抖动的影响。不过,实际的性能取决于转换器的具体设计。例如,一般来说真正的1比特转换器要比多比特转换器更容易受到时基抖动的影响。第4章已经对时间基准校正进行